Bachelorstudium
Zeitraum | Wintersemester |
Veranst.-Nr. | FB16-4302 |
Lehrform | 4 SWS: 2 SWS Vorlesung 2 SWS Übung |
Credits | 6 |
Studiengang | E-Technik / Informatik / Mechatronik Mathematik / Maschinenbau |
HIS Portal | weitere Informationen |
Moodle |
Lernziele: Angestrebte Lernergebnisse: Grundlagen, Funktionsprinzipien und Systemarchitekturen von einfachen Mikroprozessoren erlernen sowie marktübliche Ausprägungen kennenlernen. Darstellung von Informationen für Mikroprozessoren, Aufbau und Wirkungsweise von Rechenwerken, Leitwerk und ALUs; Grundlegender Aufbau eines Mikroprozessors, Systembusschnittstelle, Zeitverhalten, Adressdekodierung, Adressierungstechniken. Entwurf von Mikroprozessor basierenden Systemen erlernen (insbesondere Design, Modellierung und Implementierung) |
Zeitraum | Wintersemester |
Veranst.-Nr. | FB16-5412 |
Lehrform | 4 SWS: 2 SWS Vorlesung 2 SWS Übung |
Credits | 6 |
Studiengang | E-Technik / Informatik/ Wirtschaftsingenieurwesen |
HIS Portal | weitere Informationen |
Moodle |
Lernziele: |
Zeitraum | Wintersemester |
Veranst.-Nr.: | FB16-6607 |
Lehrform | 4 SWS: 2 SWS Vorlesung 2 SWS Übung |
Credits | 6 |
Studiengang | Elektrotechnik, Informatik, Mechatronik |
HIS Portal | weitere Informationen |
Moodle |
Erarbeiten des Aufbaus und Wirkungsweise unterschiedli-cher Netzwerke. Klassifizieren von Protokollen unter-schiedlicher Netzwerke. Berechnung der Bitfehler- und Restfehlerraten in unterschiedlichen Netzwerken |
Zeitraum | Wintersemester |
Veranst.-Nr.: | FB16-5488 |
Lehrform | 4 SWS
|
Credits | 6 |
Studiengang | Informatik Maschinenbau Mechatronik Elektrotechnik Pool FB16 |
HIS Portal | weitere Informationen |
Moodle | |
Wichtig: FB16: 5488 SPS Program. IEC 61131-3 , Windhund 19.09.2024 08:00:00 - 15.10.2024 16:00:00
|
Lernziele: Struktur, Aufbau und Anwendung von IEC61131 Sprachen |
Zeitraum | Wintersemester |
Veranst.-Nr.: | FB16-6805 |
Lehrform | 4 SWS Vorlesung / Übung |
Credits | 6 |
Studiengang | Elektrotechnik Informatik |
HIS Portal | weitere Informationen |
Moodle | |
Interessierte schicken bitte eine Mail an das Sekretariat |
Lernziele: Vertiefte Kenntnisse der Prozessorarchitektur, VHDL Design, Implementierung von einfachen Architekturen |
Zeitraum | Wintersemester |
Veranst.-Nr.: | FB16-6603 |
Lehrform | 8 SWS
|
Credits | 9 / 12 |
Studiengang | Elektrotechnik Informatik |
HIS Portal | weitere Informationen |
Moodle |
Die Veranstaltung fndet online statt, Interessierte melden sich bitte per Mail im Sekretariat Prof. Börcsök. |
Zeitraum | Wintersemester |
Veranst.-Nr.: | FB16-6601 |
Lehrform | 2 SWS
|
Credits | 3 / 4 |
Studiengang | Informatik |
HIS Portal | weitere Informationen |
Moodle |
Die Veranstaltung findet online statt, Interessierte wenden sich bitte per E-Mail an das Sekretariat von Prof. Börcsök. |